Зарегистрироваться
Восстановить пароль
FAQ по входу

Микросхемы логические (комбинационная логика)

Теги, соответствующие этому тематическому разделу

Файлы, которые ищут в этом разделе

Доверенные пользователи и модераторы раздела

А
Номер курсовой - 5.4. Обоснование выбранной схемы. Расчёт усилительного каскада. Расчёт выходного каскада.
  • №1
  • 584,74 КБ
  • дата добавления неизвестна
  • описание отредактировано
Уфа, УГАТУ. Научный руководитель: Сафинов Ш. С. Отсутствует титульный лист. Выполнены все необходимые расчеты, построены схемы.
  • №2
  • 160,17 КБ
  • дата добавления неизвестна
  • описание отредактировано
4 семестр УГАТУ ФИРТ Сафинов Ш. С. Расчёт входного и выходного усилительного каскада, вся схема, спецификация.
  • №3
  • 239,71 КБ
  • дата добавления неизвестна
  • описание отредактировано
Учебное пособие. М.: МАДИ (ГТУ), 2007 – 73 с. В учебном пособии рассматриваются принципы действия и основные характеристики дешифраторов, шифраторов, мультиплексоров, демультиплексоров и цифровых компараторов. Даются рекомендации по их применению и каскадированию. Особое внимание уделено реализации сложных логических функций на дешифраторах и мультиплексорах. Пособие...
  • №4
  • 660,16 КБ
  • добавлен
  • описание отредактировано
Д
УГАТУ ФИРТ. 3-ех ходовой дешифратор на базе {ИЛИ, НЕ}. Отчет включает: теоретическая часть, вычисления в программе Multisim, схемы.
  • №5
  • 7,43 МБ
  • дата добавления неизвестна
  • описание отредактировано
ГОУ ВПО МЭИ (ТУ) филиал в г. Смоленске Кафедра вычислительной техники. Расчетно-пояснительная записка к лабораторной работе по курсу "Схемотехника ЭВМ" ТЕМА: "Дешифраторы и схемы индикации" Преподаватель: Аверченков О.Е. Студенты: Давудов Э.Т. Власов А.В. гр.ВМ2-00 Смоленск, 2003 Сигнальные линии параллельного порта. Схема подключения. Текст программы.
  • №6
  • 18,15 КБ
  • дата добавления неизвестна
  • описание отредактировано
Е
Лабораторная работа по курсу "Микропроцессорные устройства" Есауленко В.Н. Астраханский Государственный Технический Университет, Астрахань, 2009 Цель работы: Познакомить студентов с назначением и принципом действия преобразователей кодов. Научить основам логического расчета отдельных схем преобразователей.
  • №7
  • 397,37 КБ
  • добавлен
  • описание отредактировано
И
16с. Исследование дешифраторов. Микропроцессорной практике. Цель работы. Ознакомление с принципом работы дешифраторов. Исследование влияния управляющих сигналов на работу дешифраторов. Реализация и исследование функциональных модулей на основе дешифраторов.
  • №8
  • 365,62 КБ
  • дата добавления неизвестна
  • описание отредактировано
Цель работы: изучить принцип действия, схемные реализации и особенности применения микросхем дешифраторов и мультиплексоров. 1. Сняли таблицу истинности для элемента D10 (дешифратор). 2. Сняли таблицу истинности для элемента D10 (мультиплексор). 3. Сняли таблицу истинности для элемента D13 (мультиплексор). 4. Сняли таблицу истинности для элементов D2 и D3(преобразователи...
  • №9
  • 874,32 КБ
  • дата добавления неизвестна
  • описание отредактировано
По заданию необходима реализация простых логических функций. с дальнейшим выполнением с добавлением графического изображения логических функций.
  • №10
  • 106,96 КБ
  • дата добавления неизвестна
  • описание отредактировано
К
М.: МЭИ, 2004. — 9с. Методическое пособие к лабораторной работе. Рассмотрено: Преобразователи кодов двоичных чисел в коды, используемые на практике: двоично-десятичный код, код Грея, код "1 из N" . Преобразователи в семисегментный код. Компараторы. Схема контроля четности. Приведены микросхемы, реализующие рассмотренные преобразования.
  • №11
  • 223,03 КБ
  • добавлен
  • описание отредактировано
Губарев Ф.А. Национальный исследовательский Томский политехнический университет. Томск. Россия. Учебная дисциплина «Цифровые устройства» 2015. — 52 с. Комбинационная схема Шифратор Дешифратор Мультиплексор Демультиплексор Полусумматоры и сумматоры Схемы сравнения (цифровой компаратор) Схема контроля четности Арифметико-логическое устройство (АЛУ)
  • №12
  • 1,68 МБ
  • добавлен
  • описание отредактировано
Учебное пособие по курсу "Микропроцессорная техника в системах управления". – Таганрог: Изд-во ТТИ ЮФУ. 2008. – 88с. Табл. 17. Ил. 45. Библиогр.: 10 назв. Рассматриваются вопросы синтеза логических функций и реализации шифраторов, дешифраторов, мультиплексоров и демультиплексоров, а также способы увеличения числа входов (выходов) и расширения функциональных возможностей этих...
  • №13
  • 544,92 КБ
  • добавлен
  • описание отредактировано
М
М.: НТ Пресс, 2007. — 256 с. — ISBN: 978-5-477-01057-8. Основным предметом рассмотрения в этой книге будут схемы, построенные на различных основах. Так, помимо схем на "жесткой логике", описываются схемы на программируемой логике и микроконтроллерах PIC фирмы Microchip, а также на менее известном у нас, но всемирно известном микроконтроллере BASIC STAMP фирмы Parallax (его еще...
  • №14
  • 16,30 МБ
  • дата добавления неизвестна
  • описание отредактировано
Методические указания по проведению лабораторной работы. Автор неизвестен. Екатеринбург: УГТУ-УПИ, 2001 г., 4 с. Содержание: Теоретические сведения: Нахождение простых импликант; Построение таблицы покрытий матрицы Квайна; Отыскание минимального покрытия функции; Получение минимальной формы логической функции. Методические указания по выполнению работы.
  • №15
  • 11,51 КБ
  • добавлен
  • описание отредактировано
Выходные данные отсутствуют. Формулировка задания. Схема 4-Х разрядного мультиплексора 4→1 С тристабильными выходами. Общие сведения по работе 4-Х разрядного мультиплексора 4→1 С тристабильными выходами. Описание работы мультиплексора 4→. Описание работы 4-Х разрядного мультиплексора 4→1 С тристабильными выходами. Проверка работы 4-Х разрядного мультиплексора 4→1 С...
  • №16
  • 289,39 КБ
  • дата добавления неизвестна
  • описание отредактировано
О
Национальный исследовательский Томский политехнический университет. Томск Фомичёв Ю.М. 2017. – 32 с. Учебная дисциплина «Цифровая электроника». Введение Логические функции Характеристики и параметры логических элементов, основы схемотехники
  • №17
  • 369,60 КБ
  • добавлен
  • описание отредактировано
П
Омский государственный технический университет, 2007, 36с. Кафедра Автоматизированные системы обработки информации и управления. Дисциплина Электротехника и электроника. Преподаватель - проф. Никонов А.В., выполнил - студент Бураменский П.Е. Пояснительная записка 24 с., 21 рис., 4 табл., 18 источников, 2 л. графического материала. Манчестер-2, самосинхронизирующийся код,...
  • №18
  • 4,74 МБ
  • добавлен
  • описание отредактировано
НИ ИрГТУ, 2013г, 29стр, Вариант 21. Дисциплина - Цифровые устройства и микропроцессоры Расчет устройства дешифрации кодов, коммутатора параллельных кодов, устройства параллельного ввода слов в регистры, запоминающее устройство на ИМС Касса оперативных запоминающих устройств ОЗУ, делитель частоты, пусковых импульсов, ждущий генератор ПИ.
  • №19
  • 1,54 МБ
  • добавлен
  • описание отредактировано
2013 год Дисциплина "Проектирование цифровый устройств" Содержание: Введение 1 Разработка технического задания 2 Анализ технического задания 3 Выбор и описание электрической структурной и электрической функциональной схем 4 Выбор элементной базы 5 Разработка электрической принципиальной схемы 6 Компьютерное моделирование 7 Расчеты и проектирование печатной платы 7.1...
  • №20
  • 1,02 МБ
  • добавлен
  • описание отредактировано
КарГТУ, Казахстан, Караганда, дисциплина "Цифровые устройства и МКП", 2012 год, 5 страниц, проектирование шифратора, отчет, схема дешифратора собрана в ППП EWB
  • №21
  • 40,38 КБ
  • добавлен
  • описание отредактировано
Р
Содержание. Введение. Разработка структуры схемы. Синтез функциональных блоков. Разработка генератора кодов. Выбор варианта структуры генератора кодов. Синтез комбинационной схемы на логических элементах. Синтез комбинационной схемы на мультиплексорах. Разработка блоков контроля кодовой комбинации. Синтез блока контроля ошибочных комбинаций на логических элементах....
  • №22
  • 85,66 КБ
  • дата добавления неизвестна
  • описание отредактировано
Курсовой проект направлен на разработку логического устройства управления на мультиплексорах и логических элементах И–НЕ и ИЛИ–НЕ. На начальном этапе предполагаемому разработчику (студенту) предлагается система из трех функций, а также указан способ аппаратной реализации проекта. После минимизации, декомпозиции и дальнейшего синтеза будут получены две электрические схемы,...
  • №23
  • 2,40 МБ
  • дата добавления неизвестна
  • описание отредактировано
В данном курсовом проекте разрабатывается преобразователь кода (ПК) по схеме дешифратор - шифратор, с шифратором, выполненным по матричной диодной схеме, для преобразования входных функций. Устройство предназначено для преобразования входной функции в соответствующую ей выходную функцию при условии, что входная функция задана двоичным четырехразрядным кодом.
  • №24
  • 155,13 КБ
  • дата добавления неизвестна
  • описание отредактировано
С
Методические указания. — Самара: СамГАПС, 2005. — 28 с. Методические указания к выполнению курсовой работы по дисциплине "Электротехника и электроника" для студентов спец. "Информационные системы и технологии" всех форм обучения. Методические указания содержат краткие теоретические сведения, методику синтеза комбинационных устройств и задание на выполнение курсовой работы....
  • №25
  • 335,10 КБ
  • добавлен
  • описание отредактировано
МИВлГУ, 2007г., 25стр. Дисциплина - Схемотехника В настоящей курсовой работе разработан синтез двухразрядного мультиплексора на элементах И-НЕ. Получена таблица синтеза, функции возбуждения и функции выхода, реализованые в базисе И-НЕ. Разработана конечная логическая схема автомата и его электрическая принципиальная схема. Мультиплексор Структурная схема мультиплексора Исходные...
  • №26
  • 213,85 КБ
  • добавлен
  • описание отредактировано
УрФУ, г. Екатеринбург, преподаватель: Райков Д.В., 2014 г., 3 стр. Дисциплина: электроника и микропроцессорная техника. Цель работы; Мультиплексор 2 в 1: схема, таблица истинности, карты Карно; Одноразрядный полусумматор: схема, таблица истинности, карты Карно; Выводы.
  • №27
  • 100,69 КБ
  • добавлен
  • описание отредактировано
Предмет: Электроника. Преподаватель: Дубинин Н. М. ФИРТ, АСОИ, 2009г. Оценка: 5. Синтез комбинационной схемы Минимизация функции по законам булевой алгебры. Минимизация функции с помощью карт Карно. Представление функции в выбранном базисе {И-НЕ}. Функциональная схема в базисе {И-НЕ}. Схема из элементов серии К155. Сложность схемы по Квайну. Расчет быстродействия....
  • №28
  • 372,02 КБ
  • дата добавления неизвестна
  • описание отредактировано
УЛГТУ, Ульяновск, 2012, принял Захаров Н.Г. 23 стр. Сделана на основе методички Захарова, Рогова. Включает все промежуточные схемы(в редакторе sPLAN), а также итоговую электрическую принципиальную схему(sPLAN), +спецификация (в компасе). Введение. Анализ задания на проектирование, состава заданной серии интегральных микросхем и их основных параметров. Разработка структурной...
  • №29
  • 557,29 КБ
  • добавлен
  • описание отредактировано
УГАТУ, Преподаватель: Озеров В. В. Операция - сложение; Количество чисел - 2; Разрядность - 16 дв. разрядов число, 2 дв. разрядов знак; Код - обратный 8421; Элементарная база - ТТЛШ. Разработать функциональную и принципиальную электрические схемы управляющего и операционного автоматов сумматора чисел в обратном коде 8421. Обосновать выбор серии элементов. Рассчитать...
  • №30
  • 655,27 КБ
  • дата добавления неизвестна
  • описание отредактировано
УГАТУ, ВМ, Озеров В. В. Сумматор с плавающей запятой - логика ТТЛШ. 8421 код ТТЛ логика. Извлечение квадратного корня из числа в формате с плавающей запятой в обратном коде - КМОП логика и т. п.
  • №31
  • 5,42 МБ
  • дата добавления неизвестна
  • описание отредактировано
УГАТУ, Озеров В. В, курсовая является продолжением курсовой Фрида А. И. спроектировано арифметическое устройство для сложения двух чисел в формате с плавающей запятой в дополнительном коде. элементная база - ЭСЛ.
  • №32
  • 248,07 КБ
  • дата добавления неизвестна
  • описание отредактировано
УГАТУ, Преподаватель: Озеров В. В. Операция - сложение; Количество чисел - 2; Разрядность - 16 дв. разрядов число, 2 дв. разрядов знак; Код - обратный; Элементарная база - КМОП. Разработать функциональную и принципиальную электрические схемы управляющего и операционного автоматов сумматора чисел в обратном коде. Обосновать выбор серии элементов. Рассчитать потребляемую мощность.
  • №33
  • 363,84 КБ
  • дата добавления неизвестна
  • описание отредактировано
Введение, Синтез комбинационной схемы, Проектирование устройства, Заключение, Литература.
  • №34
  • 45,04 МБ
  • дата добавления неизвестна
  • описание отредактировано
Введение, Синтез комбинационной схемы, Проектирование устройства, Заключение, Литература.
  • №35
  • 12,44 МБ
  • дата добавления неизвестна
  • описание отредактировано
УГАТУ, ВМКСС, 3ий курс. Преподаватель - Озеров В.В. Сложение в ДК, КМОП-логика. Разработать функциональную и принципиальную электрические схемы управляющего (курсовая Фрида, 2й курс) и операционного автоматов сумматора чисел в дополнительном коде 8421. Обосновать выбор серии элементов. Рассчитать потребляемую мощность и быстродействие сумматора. Схема нарисована в компасе,...
  • №36
  • 1,40 МБ
  • добавлен
  • описание отредактировано
Ц
Учебное (методическое) пособие. — Томск: Издательство Томского политехнического университета, 2009. — 172 с. Учебное пособие включает в себя примеры контролирующих материалов для различного вида испытаний, сопровождающих изучение учебной дисциплины; позволяет провести самооценку своих знаний и умений на разных этапах обучения аналоговой электронике и при желании ввести...
  • №37
  • 9,43 МБ
  • добавлен
  • описание отредактировано
В этом разделе нет файлов.

Комментарии

В этом разделе нет комментариев.